Zephyr API Documentation 4.2.99
A Scalable Open Source RTOS
 4.2.99
ra8d1-elc.h File Reference

Go to the source code of this file.

Macros

#define RA_ELC_EVENT_NONE   0x0
#define RA_ELC_EVENT_ICU_IRQ0   0x001
#define RA_ELC_EVENT_ICU_IRQ1   0x002
#define RA_ELC_EVENT_ICU_IRQ2   0x003
#define RA_ELC_EVENT_ICU_IRQ3   0x004
#define RA_ELC_EVENT_ICU_IRQ4   0x005
#define RA_ELC_EVENT_ICU_IRQ5   0x006
#define RA_ELC_EVENT_ICU_IRQ6   0x007
#define RA_ELC_EVENT_ICU_IRQ7   0x008
#define RA_ELC_EVENT_ICU_IRQ8   0x009
#define RA_ELC_EVENT_ICU_IRQ9   0x00A
#define RA_ELC_EVENT_ICU_IRQ10   0x00B
#define RA_ELC_EVENT_ICU_IRQ11   0x00C
#define RA_ELC_EVENT_ICU_IRQ12   0x00D
#define RA_ELC_EVENT_ICU_IRQ13   0x00E
#define RA_ELC_EVENT_ICU_IRQ14   0x00F
#define RA_ELC_EVENT_ICU_IRQ15   0x010
#define RA_ELC_EVENT_DMAC0_INT   0x011
#define RA_ELC_EVENT_DMAC1_INT   0x012
#define RA_ELC_EVENT_DMAC2_INT   0x013
#define RA_ELC_EVENT_DMAC3_INT   0x014
#define RA_ELC_EVENT_DMAC4_INT   0x015
#define RA_ELC_EVENT_DMAC5_INT   0x016
#define RA_ELC_EVENT_DMAC6_INT   0x017
#define RA_ELC_EVENT_DMAC7_INT   0x018
#define RA_ELC_EVENT_DTC_END   0x021
#define RA_ELC_EVENT_DTC_COMPLETE   0x022
#define RA_ELC_EVENT_DMA_TRANSERR   0x027
#define RA_ELC_EVENT_DBG_CTIIRQ0   0x029
#define RA_ELC_EVENT_DBG_CTIIRQ1   0x02A
#define RA_ELC_EVENT_DBG_JBRXI   0x02B
#define RA_ELC_EVENT_FCU_FIFERR   0x030
#define RA_ELC_EVENT_FCU_FRDYI   0x031
#define RA_ELC_EVENT_LVD_LVD1   0x038
#define RA_ELC_EVENT_LVD_LVD2   0x039
#define RA_ELC_EVENT_VBATT_TADI   0x03D
#define RA_ELC_EVENT_CGC_MOSC_STOP   0x03E
#define RA_ELC_EVENT_ULPT0_INT   0x040
#define RA_ELC_EVENT_ULPT0_COMPARE_A   0x041
#define RA_ELC_EVENT_ULPT0_COMPARE_B   0x042
#define RA_ELC_EVENT_ULPT1_INT   0x043
#define RA_ELC_EVENT_ULPT1_COMPARE_A   0x044
#define RA_ELC_EVENT_ULPT1_COMPARE_B   0x045
#define RA_ELC_EVENT_AGT0_INT   0x046
#define RA_ELC_EVENT_AGT0_COMPARE_A   0x047
#define RA_ELC_EVENT_AGT0_COMPARE_B   0x048
#define RA_ELC_EVENT_AGT1_INT   0x049
#define RA_ELC_EVENT_AGT1_COMPARE_A   0x04A
#define RA_ELC_EVENT_AGT1_COMPARE_B   0x04B
#define RA_ELC_EVENT_IWDT_UNDERFLOW   0x052
#define RA_ELC_EVENT_WDT0_UNDERFLOW   0x053
#define RA_ELC_EVENT_RTC_ALARM   0x055
#define RA_ELC_EVENT_RTC_PERIOD   0x056
#define RA_ELC_EVENT_RTC_CARRY   0x057
#define RA_ELC_EVENT_USBFS_FIFO_0   0x058
#define RA_ELC_EVENT_USBFS_FIFO_1   0x059
#define RA_ELC_EVENT_USBFS_INT   0x05A
#define RA_ELC_EVENT_USBFS_RESUME   0x05B
#define RA_ELC_EVENT_IIC0_RXI   0x05C
#define RA_ELC_EVENT_IIC0_TXI   0x05D
#define RA_ELC_EVENT_IIC0_TEI   0x05E
#define RA_ELC_EVENT_IIC0_ERI   0x05F
#define RA_ELC_EVENT_IIC0_WUI   0x060
#define RA_ELC_EVENT_IIC1_RXI   0x061
#define RA_ELC_EVENT_IIC1_TXI   0x062
#define RA_ELC_EVENT_IIC1_TEI   0x063
#define RA_ELC_EVENT_IIC1_ERI   0x064
#define RA_ELC_EVENT_SDHIMMC0_ACCS   0x06B
#define RA_ELC_EVENT_SDHIMMC0_SDIO   0x06C
#define RA_ELC_EVENT_SDHIMMC0_CARD   0x06D
#define RA_ELC_EVENT_SDHIMMC0_DMA_REQ   0x06E
#define RA_ELC_EVENT_SDHIMMC1_ACCS   0x06F
#define RA_ELC_EVENT_SDHIMMC1_SDIO   0x070
#define RA_ELC_EVENT_SDHIMMC1_CARD   0x071
#define RA_ELC_EVENT_SDHIMMC1_DMA_REQ   0x072
#define RA_ELC_EVENT_SSI0_TXI   0x073
#define RA_ELC_EVENT_SSI0_RXI   0x074
#define RA_ELC_EVENT_SSI0_INT   0x076
#define RA_ELC_EVENT_SSI1_TXI_RXI   0x079
#define RA_ELC_EVENT_SSI1_TXI   0x079
#define RA_ELC_EVENT_SSI1_RXI   0x079
#define RA_ELC_EVENT_SSI1_INT   0x07A
#define RA_ELC_EVENT_ACMPHS0_INT   0x07B
#define RA_ELC_EVENT_ACMPHS1_INT   0x07C
#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0   0x083
#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1   0x084
#define RA_ELC_EVENT_IOPORT_EVENT_1   0x088
#define RA_ELC_EVENT_IOPORT_EVENT_2   0x089
#define RA_ELC_EVENT_IOPORT_EVENT_3   0x08A
#define RA_ELC_EVENT_IOPORT_EVENT_4   0x08B
#define RA_ELC_EVENT_CAC_FREQUENCY_ERROR   0x08C
#define RA_ELC_EVENT_CAC_MEASUREMENT_END   0x08D
#define RA_ELC_EVENT_CAC_OVERFLOW   0x08E
#define RA_ELC_EVENT_POEG0_EVENT   0x08F
#define RA_ELC_EVENT_POEG1_EVENT   0x090
#define RA_ELC_EVENT_POEG2_EVENT   0x091
#define RA_ELC_EVENT_POEG3_EVENT   0x092
#define RA_ELC_EVENT_OPS_UVW_EDGE   0x0A0
#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A   0x0A1
#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B   0x0A2
#define RA_ELC_EVENT_GPT0_COMPARE_C   0x0A3
#define RA_ELC_EVENT_GPT0_COMPARE_D   0x0A4
#define RA_ELC_EVENT_GPT0_COMPARE_E   0x0A5
#define RA_ELC_EVENT_GPT0_COMPARE_F   0x0A6
#define RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW   0x0A7
#define RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW   0x0A8
#define RA_ELC_EVENT_GPT0_PC   0x0A9
#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A   0x0AA
#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B   0x0AB
#define RA_ELC_EVENT_GPT1_COMPARE_C   0x0AC
#define RA_ELC_EVENT_GPT1_COMPARE_D   0x0AD
#define RA_ELC_EVENT_GPT1_COMPARE_E   0x0AE
#define RA_ELC_EVENT_GPT1_COMPARE_F   0x0AF
#define RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW   0x0B0
#define RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW   0x0B1
#define RA_ELC_EVENT_GPT1_PC   0x0B2
#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A   0x0B3
#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B   0x0B4
#define RA_ELC_EVENT_GPT2_COMPARE_C   0x0B5
#define RA_ELC_EVENT_GPT2_COMPARE_D   0x0B6
#define RA_ELC_EVENT_GPT2_COMPARE_E   0x0B7
#define RA_ELC_EVENT_GPT2_COMPARE_F   0x0B8
#define RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW   0x0B9
#define RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW   0x0BA
#define RA_ELC_EVENT_GPT2_PC   0x0BB
#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A   0x0BC
#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B   0x0BD
#define RA_ELC_EVENT_GPT3_COMPARE_C   0x0BE
#define RA_ELC_EVENT_GPT3_COMPARE_D   0x0BF
#define RA_ELC_EVENT_GPT3_COMPARE_E   0x0C0
#define RA_ELC_EVENT_GPT3_COMPARE_F   0x0C1
#define RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW   0x0C2
#define RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW   0x0C3
#define RA_ELC_EVENT_GPT3_PC   0x0C4
#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A   0x0C5
#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B   0x0C6
#define RA_ELC_EVENT_GPT4_COMPARE_C   0x0C7
#define RA_ELC_EVENT_GPT4_COMPARE_D   0x0C8
#define RA_ELC_EVENT_GPT4_COMPARE_E   0x0C9
#define RA_ELC_EVENT_GPT4_COMPARE_F   0x0CA
#define RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW   0x0CB
#define RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW   0x0CC
#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A   0x0CE
#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B   0x0CF
#define RA_ELC_EVENT_GPT5_COMPARE_C   0x0D0
#define RA_ELC_EVENT_GPT5_COMPARE_D   0x0D1
#define RA_ELC_EVENT_GPT5_COMPARE_E   0x0D2
#define RA_ELC_EVENT_GPT5_COMPARE_F   0x0D3
#define RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW   0x0D4
#define RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW   0x0D5
#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A   0x0D7
#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B   0x0D8
#define RA_ELC_EVENT_GPT6_COMPARE_C   0x0D9
#define RA_ELC_EVENT_GPT6_COMPARE_D   0x0DA
#define RA_ELC_EVENT_GPT6_COMPARE_E   0x0DB
#define RA_ELC_EVENT_GPT6_COMPARE_F   0x0DC
#define RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW   0x0DD
#define RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW   0x0DE
#define RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_A   0x0E0
#define RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_B   0x0E1
#define RA_ELC_EVENT_GPT7_COMPARE_C   0x0E2
#define RA_ELC_EVENT_GPT7_COMPARE_D   0x0E3
#define RA_ELC_EVENT_GPT7_COMPARE_E   0x0E4
#define RA_ELC_EVENT_GPT7_COMPARE_F   0x0E5
#define RA_ELC_EVENT_GPT7_COUNTER_OVERFLOW   0x0E6
#define RA_ELC_EVENT_GPT7_COUNTER_UNDERFLOW   0x0E7
#define RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_A   0x0E9
#define RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_B   0x0EA
#define RA_ELC_EVENT_GPT8_COMPARE_C   0x0EB
#define RA_ELC_EVENT_GPT8_COMPARE_D   0x0EC
#define RA_ELC_EVENT_GPT8_COMPARE_E   0x0ED
#define RA_ELC_EVENT_GPT8_COMPARE_F   0x0EE
#define RA_ELC_EVENT_GPT8_COUNTER_OVERFLOW   0x0EF
#define RA_ELC_EVENT_GPT8_COUNTER_UNDERFLOW   0x0F0
#define RA_ELC_EVENT_GPT8_PC   0x0F1
#define RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_A   0x0F2
#define RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_B   0x0F3
#define RA_ELC_EVENT_GPT9_COMPARE_C   0x0F4
#define RA_ELC_EVENT_GPT9_COMPARE_D   0x0F5
#define RA_ELC_EVENT_GPT9_COMPARE_E   0x0F6
#define RA_ELC_EVENT_GPT9_COMPARE_F   0x0F7
#define RA_ELC_EVENT_GPT9_COUNTER_OVERFLOW   0x0F8
#define RA_ELC_EVENT_GPT9_COUNTER_UNDERFLOW   0x0F9
#define RA_ELC_EVENT_GPT9_PC   0x0FA
#define RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_A   0x0FB
#define RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_B   0x0FC
#define RA_ELC_EVENT_GPT10_COMPARE_C   0x0FD
#define RA_ELC_EVENT_GPT10_COMPARE_D   0x0FE
#define RA_ELC_EVENT_GPT10_COMPARE_E   0x0FF
#define RA_ELC_EVENT_GPT10_COMPARE_F   0x100
#define RA_ELC_EVENT_GPT10_COUNTER_OVERFLOW   0x101
#define RA_ELC_EVENT_GPT10_COUNTER_UNDERFLOW   0x102
#define RA_ELC_EVENT_GPT10_PC   0x103
#define RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_A   0x104
#define RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_B   0x105
#define RA_ELC_EVENT_GPT11_COMPARE_C   0x106
#define RA_ELC_EVENT_GPT11_COMPARE_D   0x107
#define RA_ELC_EVENT_GPT11_COMPARE_E   0x108
#define RA_ELC_EVENT_GPT11_COMPARE_F   0x109
#define RA_ELC_EVENT_GPT11_COUNTER_OVERFLOW   0x10A
#define RA_ELC_EVENT_GPT11_COUNTER_UNDERFLOW   0x10B
#define RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_A   0x10D
#define RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_B   0x10E
#define RA_ELC_EVENT_GPT12_COMPARE_C   0x10F
#define RA_ELC_EVENT_GPT12_COMPARE_D   0x110
#define RA_ELC_EVENT_GPT12_COMPARE_E   0x111
#define RA_ELC_EVENT_GPT12_COMPARE_F   0x112
#define RA_ELC_EVENT_GPT12_COUNTER_OVERFLOW   0x113
#define RA_ELC_EVENT_GPT12_COUNTER_UNDERFLOW   0x114
#define RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_A   0x116
#define RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_B   0x117
#define RA_ELC_EVENT_GPT13_COMPARE_C   0x118
#define RA_ELC_EVENT_GPT13_COMPARE_D   0x119
#define RA_ELC_EVENT_GPT13_COMPARE_E   0x11A
#define RA_ELC_EVENT_GPT13_COMPARE_F   0x11B
#define RA_ELC_EVENT_GPT13_COUNTER_OVERFLOW   0x11C
#define RA_ELC_EVENT_GPT13_COUNTER_UNDERFLOW   0x11D
#define RA_ELC_EVENT_EDMAC0_EINT   0x120
#define RA_ELC_EVENT_USBHS_FIFO_0   0x121
#define RA_ELC_EVENT_USBHS_FIFO_1   0x122
#define RA_ELC_EVENT_USBHS_USB_INT_RESUME   0x123
#define RA_ELC_EVENT_SCI0_RXI   0x124
#define RA_ELC_EVENT_SCI0_TXI   0x125
#define RA_ELC_EVENT_SCI0_TEI   0x126
#define RA_ELC_EVENT_SCI0_ERI   0x127
#define RA_ELC_EVENT_SCI0_AED   0x128
#define RA_ELC_EVENT_SCI0_BFD   0x129
#define RA_ELC_EVENT_SCI0_AM   0x12A
#define RA_ELC_EVENT_SCI1_RXI   0x12B
#define RA_ELC_EVENT_SCI1_TXI   0x12C
#define RA_ELC_EVENT_SCI1_TEI   0x12D
#define RA_ELC_EVENT_SCI1_ERI   0x12E
#define RA_ELC_EVENT_SCI1_AED   0x12F
#define RA_ELC_EVENT_SCI1_BFD   0x130
#define RA_ELC_EVENT_SCI1_AM   0x131
#define RA_ELC_EVENT_SCI2_RXI   0x132
#define RA_ELC_EVENT_SCI2_TXI   0x133
#define RA_ELC_EVENT_SCI2_TEI   0x134
#define RA_ELC_EVENT_SCI2_ERI   0x135
#define RA_ELC_EVENT_SCI2_AM   0x138
#define RA_ELC_EVENT_SCI3_RXI   0x139
#define RA_ELC_EVENT_SCI3_TXI   0x13A
#define RA_ELC_EVENT_SCI3_TEI   0x13B
#define RA_ELC_EVENT_SCI3_ERI   0x13C
#define RA_ELC_EVENT_SCI3_AM   0x13F
#define RA_ELC_EVENT_SCI4_RXI   0x140
#define RA_ELC_EVENT_SCI4_TXI   0x141
#define RA_ELC_EVENT_SCI4_TEI   0x142
#define RA_ELC_EVENT_SCI4_ERI   0x143
#define RA_ELC_EVENT_SCI4_AM   0x146
#define RA_ELC_EVENT_SCI9_RXI   0x163
#define RA_ELC_EVENT_SCI9_TXI   0x164
#define RA_ELC_EVENT_SCI9_TEI   0x165
#define RA_ELC_EVENT_SCI9_ERI   0x166
#define RA_ELC_EVENT_SCI9_AM   0x169
#define RA_ELC_EVENT_SPI0_RXI   0x178
#define RA_ELC_EVENT_SPI0_TXI   0x179
#define RA_ELC_EVENT_SPI0_IDLE   0x17A
#define RA_ELC_EVENT_SPI0_ERI   0x17B
#define RA_ELC_EVENT_SPI0_TEI   0x17C
#define RA_ELC_EVENT_SPI1_RXI   0x17D
#define RA_ELC_EVENT_SPI1_TXI   0x17E
#define RA_ELC_EVENT_SPI1_IDLE   0x17F
#define RA_ELC_EVENT_SPI1_ERI   0x180
#define RA_ELC_EVENT_SPI1_TEI   0x181
#define RA_ELC_EVENT_XSPI_ERR   0x182
#define RA_ELC_EVENT_XSPI_CMP   0x183
#define RA_ELC_EVENT_CAN_RXF   0x185
#define RA_ELC_EVENT_CAN_GLERR   0x186
#define RA_ELC_EVENT_CAN0_DMAREQ0   0x187
#define RA_ELC_EVENT_CAN0_DMAREQ1   0x188
#define RA_ELC_EVENT_CAN1_DMAREQ0   0x18B
#define RA_ELC_EVENT_CAN1_DMAREQ1   0x18C
#define RA_ELC_EVENT_CAN0_TX   0x18F
#define RA_ELC_EVENT_CAN0_CHERR   0x190
#define RA_ELC_EVENT_CAN0_COMFRX   0x191
#define RA_ELC_EVENT_CAN0_CF_DMAREQ   0x192
#define RA_ELC_EVENT_CAN0_RXMB   0x193
#define RA_ELC_EVENT_CAN1_TX   0x194
#define RA_ELC_EVENT_CAN1_CHERR   0x195
#define RA_ELC_EVENT_CAN1_COMFRX   0x196
#define RA_ELC_EVENT_CAN1_CF_DMAREQ   0x197
#define RA_ELC_EVENT_CAN1_RXMB   0x198
#define RA_ELC_EVENT_CAN0_MRAM_ERI   0x19B
#define RA_ELC_EVENT_CAN1_MRAM_ERI   0x19C
#define RA_ELC_EVENT_I3C0_RESPONSE   0x19D
#define RA_ELC_EVENT_I3C0_COMMAND   0x19E
#define RA_ELC_EVENT_I3C0_IBI   0x19F
#define RA_ELC_EVENT_I3C0_RX   0x1A0
#define RA_ELC_EVENT_IICB0_RXI   0x1A0
#define RA_ELC_EVENT_I3C0_TX   0x1A1
#define RA_ELC_EVENT_IICB0_TXI   0x1A1
#define RA_ELC_EVENT_I3C0_RCV_STATUS   0x1A2
#define RA_ELC_EVENT_I3C0_HRESP   0x1A3
#define RA_ELC_EVENT_I3C0_HCMD   0x1A4
#define RA_ELC_EVENT_I3C0_HRX   0x1A5
#define RA_ELC_EVENT_I3C0_HTX   0x1A6
#define RA_ELC_EVENT_I3C0_TEND   0x1A7
#define RA_ELC_EVENT_IICB0_TEI   0x1A7
#define RA_ELC_EVENT_I3C0_EEI   0x1A8
#define RA_ELC_EVENT_IICB0_ERI   0x1A8
#define RA_ELC_EVENT_I3C0_STEV   0x1A9
#define RA_ELC_EVENT_I3C0_MREFOVF   0x1AA
#define RA_ELC_EVENT_I3C0_MREFCPT   0x1AB
#define RA_ELC_EVENT_I3C0_AMEV   0x1AC
#define RA_ELC_EVENT_I3C0_WU   0x1AD
#define RA_ELC_EVENT_ADC0_SCAN_END   0x1AE
#define RA_ELC_EVENT_ADC0_SCAN_END_B   0x1AF
#define RA_ELC_EVENT_ADC0_WINDOW_A   0x1B0
#define RA_ELC_EVENT_ADC0_WINDOW_B   0x1B1
#define RA_ELC_EVENT_ADC0_COMPARE_MATCH   0x1B2
#define RA_ELC_EVENT_ADC0_COMPARE_MISMATCH   0x1B3
#define RA_ELC_EVENT_ADC1_SCAN_END   0x1B4
#define RA_ELC_EVENT_ADC1_SCAN_END_B   0x1B5
#define RA_ELC_EVENT_ADC1_WINDOW_A   0x1B6
#define RA_ELC_EVENT_ADC1_WINDOW_B   0x1B7
#define RA_ELC_EVENT_ADC1_COMPARE_MATCH   0x1B8
#define RA_ELC_EVENT_ADC1_COMPARE_MISMATCH   0x1B9
#define RA_ELC_EVENT_DOC_INT   0x1BA
#define RA_ELC_EVENT_RSIP_TADI   0x1BC
#define RA_ELC_EVENT_GLCDC_LINE_DETECT   0x1CD
#define RA_ELC_EVENT_GLCDC_UNDERFLOW_1   0x1CE
#define RA_ELC_EVENT_GLCDC_UNDERFLOW_2   0x1CF
#define RA_ELC_EVENT_DRW_INT   0x1D0
#define RA_ELC_EVENT_MIPIDSI_SEQ0   0x1D3
#define RA_ELC_EVENT_MIPIDSI_SEQ1   0x1D4
#define RA_ELC_EVENT_MIPIDSI_VIN1   0x1D5
#define RA_ELC_EVENT_MIPIDSI_RCV   0x1D6
#define RA_ELC_EVENT_MIPIDSI_FERR   0x1D7
#define RA_ELC_EVENT_MIPIDSI_PPI   0x1D8
#define RA_ELC_EVENT_CEU_CEUI   0x1DA
#define RA_ELC_PERIPHERAL_GPT_A   0
#define RA_ELC_PERIPHERAL_GPT_B   1
#define RA_ELC_PERIPHERAL_GPT_C   2
#define RA_ELC_PERIPHERAL_GPT_D   3
#define RA_ELC_PERIPHERAL_GPT_E   4
#define RA_ELC_PERIPHERAL_GPT_F   5
#define RA_ELC_PERIPHERAL_GPT_G   6
#define RA_ELC_PERIPHERAL_GPT_H   7
#define RA_ELC_PERIPHERAL_ADC0   8
#define RA_ELC_PERIPHERAL_ADC0_B   9
#define RA_ELC_PERIPHERAL_ADC1   10
#define RA_ELC_PERIPHERAL_ADC1_B   11
#define RA_ELC_PERIPHERAL_DAC0   12
#define RA_ELC_PERIPHERAL_DAC1   13
#define RA_ELC_PERIPHERAL_IOPORT1   14
#define RA_ELC_PERIPHERAL_IOPORT2   15
#define RA_ELC_PERIPHERAL_IOPORT3   16
#define RA_ELC_PERIPHERAL_IOPORT4   17
#define RA_ELC_PERIPHERAL_I3C   30

Macro Definition Documentation

◆ RA_ELC_EVENT_ACMPHS0_INT

#define RA_ELC_EVENT_ACMPHS0_INT   0x07B

◆ RA_ELC_EVENT_ACMPHS1_INT

#define RA_ELC_EVENT_ACMPHS1_INT   0x07C

◆ RA_ELC_EVENT_ADC0_COMPARE_MATCH

#define RA_ELC_EVENT_ADC0_COMPARE_MATCH   0x1B2

◆ RA_ELC_EVENT_ADC0_COMPARE_MISMATCH

#define RA_ELC_EVENT_ADC0_COMPARE_MISMATCH   0x1B3

◆ RA_ELC_EVENT_ADC0_SCAN_END

#define RA_ELC_EVENT_ADC0_SCAN_END   0x1AE

◆ RA_ELC_EVENT_ADC0_SCAN_END_B

#define RA_ELC_EVENT_ADC0_SCAN_END_B   0x1AF

◆ RA_ELC_EVENT_ADC0_WINDOW_A

#define RA_ELC_EVENT_ADC0_WINDOW_A   0x1B0

◆ RA_ELC_EVENT_ADC0_WINDOW_B

#define RA_ELC_EVENT_ADC0_WINDOW_B   0x1B1

◆ RA_ELC_EVENT_ADC1_COMPARE_MATCH

#define RA_ELC_EVENT_ADC1_COMPARE_MATCH   0x1B8

◆ RA_ELC_EVENT_ADC1_COMPARE_MISMATCH

#define RA_ELC_EVENT_ADC1_COMPARE_MISMATCH   0x1B9

◆ RA_ELC_EVENT_ADC1_SCAN_END

#define RA_ELC_EVENT_ADC1_SCAN_END   0x1B4

◆ RA_ELC_EVENT_ADC1_SCAN_END_B

#define RA_ELC_EVENT_ADC1_SCAN_END_B   0x1B5

◆ RA_ELC_EVENT_ADC1_WINDOW_A

#define RA_ELC_EVENT_ADC1_WINDOW_A   0x1B6

◆ RA_ELC_EVENT_ADC1_WINDOW_B

#define RA_ELC_EVENT_ADC1_WINDOW_B   0x1B7

◆ RA_ELC_EVENT_AGT0_COMPARE_A

#define RA_ELC_EVENT_AGT0_COMPARE_A   0x047

◆ RA_ELC_EVENT_AGT0_COMPARE_B

#define RA_ELC_EVENT_AGT0_COMPARE_B   0x048

◆ RA_ELC_EVENT_AGT0_INT

#define RA_ELC_EVENT_AGT0_INT   0x046

◆ RA_ELC_EVENT_AGT1_COMPARE_A

#define RA_ELC_EVENT_AGT1_COMPARE_A   0x04A

◆ RA_ELC_EVENT_AGT1_COMPARE_B

#define RA_ELC_EVENT_AGT1_COMPARE_B   0x04B

◆ RA_ELC_EVENT_AGT1_INT

#define RA_ELC_EVENT_AGT1_INT   0x049

◆ RA_ELC_EVENT_CAC_FREQUENCY_ERROR

#define RA_ELC_EVENT_CAC_FREQUENCY_ERROR   0x08C

◆ RA_ELC_EVENT_CAC_MEASUREMENT_END

#define RA_ELC_EVENT_CAC_MEASUREMENT_END   0x08D

◆ RA_ELC_EVENT_CAC_OVERFLOW

#define RA_ELC_EVENT_CAC_OVERFLOW   0x08E

◆ RA_ELC_EVENT_CAN0_CF_DMAREQ

#define RA_ELC_EVENT_CAN0_CF_DMAREQ   0x192

◆ RA_ELC_EVENT_CAN0_CHERR

#define RA_ELC_EVENT_CAN0_CHERR   0x190

◆ RA_ELC_EVENT_CAN0_COMFRX

#define RA_ELC_EVENT_CAN0_COMFRX   0x191

◆ RA_ELC_EVENT_CAN0_DMAREQ0

#define RA_ELC_EVENT_CAN0_DMAREQ0   0x187

◆ RA_ELC_EVENT_CAN0_DMAREQ1

#define RA_ELC_EVENT_CAN0_DMAREQ1   0x188

◆ RA_ELC_EVENT_CAN0_MRAM_ERI

#define RA_ELC_EVENT_CAN0_MRAM_ERI   0x19B

◆ RA_ELC_EVENT_CAN0_RXMB

#define RA_ELC_EVENT_CAN0_RXMB   0x193

◆ RA_ELC_EVENT_CAN0_TX

#define RA_ELC_EVENT_CAN0_TX   0x18F

◆ RA_ELC_EVENT_CAN1_CF_DMAREQ

#define RA_ELC_EVENT_CAN1_CF_DMAREQ   0x197

◆ RA_ELC_EVENT_CAN1_CHERR

#define RA_ELC_EVENT_CAN1_CHERR   0x195

◆ RA_ELC_EVENT_CAN1_COMFRX

#define RA_ELC_EVENT_CAN1_COMFRX   0x196

◆ RA_ELC_EVENT_CAN1_DMAREQ0

#define RA_ELC_EVENT_CAN1_DMAREQ0   0x18B

◆ RA_ELC_EVENT_CAN1_DMAREQ1

#define RA_ELC_EVENT_CAN1_DMAREQ1   0x18C

◆ RA_ELC_EVENT_CAN1_MRAM_ERI

#define RA_ELC_EVENT_CAN1_MRAM_ERI   0x19C

◆ RA_ELC_EVENT_CAN1_RXMB

#define RA_ELC_EVENT_CAN1_RXMB   0x198

◆ RA_ELC_EVENT_CAN1_TX

#define RA_ELC_EVENT_CAN1_TX   0x194

◆ RA_ELC_EVENT_CAN_GLERR

#define RA_ELC_EVENT_CAN_GLERR   0x186

◆ RA_ELC_EVENT_CAN_RXF

#define RA_ELC_EVENT_CAN_RXF   0x185

◆ RA_ELC_EVENT_CEU_CEUI

#define RA_ELC_EVENT_CEU_CEUI   0x1DA

◆ RA_ELC_EVENT_CGC_MOSC_STOP

#define RA_ELC_EVENT_CGC_MOSC_STOP   0x03E

◆ RA_ELC_EVENT_DBG_CTIIRQ0

#define RA_ELC_EVENT_DBG_CTIIRQ0   0x029

◆ RA_ELC_EVENT_DBG_CTIIRQ1

#define RA_ELC_EVENT_DBG_CTIIRQ1   0x02A

◆ RA_ELC_EVENT_DBG_JBRXI

#define RA_ELC_EVENT_DBG_JBRXI   0x02B

◆ RA_ELC_EVENT_DMA_TRANSERR

#define RA_ELC_EVENT_DMA_TRANSERR   0x027

◆ RA_ELC_EVENT_DMAC0_INT

#define RA_ELC_EVENT_DMAC0_INT   0x011

◆ RA_ELC_EVENT_DMAC1_INT

#define RA_ELC_EVENT_DMAC1_INT   0x012

◆ RA_ELC_EVENT_DMAC2_INT

#define RA_ELC_EVENT_DMAC2_INT   0x013

◆ RA_ELC_EVENT_DMAC3_INT

#define RA_ELC_EVENT_DMAC3_INT   0x014

◆ RA_ELC_EVENT_DMAC4_INT

#define RA_ELC_EVENT_DMAC4_INT   0x015

◆ RA_ELC_EVENT_DMAC5_INT

#define RA_ELC_EVENT_DMAC5_INT   0x016

◆ RA_ELC_EVENT_DMAC6_INT

#define RA_ELC_EVENT_DMAC6_INT   0x017

◆ RA_ELC_EVENT_DMAC7_INT

#define RA_ELC_EVENT_DMAC7_INT   0x018

◆ RA_ELC_EVENT_DOC_INT

#define RA_ELC_EVENT_DOC_INT   0x1BA

◆ RA_ELC_EVENT_DRW_INT

#define RA_ELC_EVENT_DRW_INT   0x1D0

◆ RA_ELC_EVENT_DTC_COMPLETE

#define RA_ELC_EVENT_DTC_COMPLETE   0x022

◆ RA_ELC_EVENT_DTC_END

#define RA_ELC_EVENT_DTC_END   0x021

◆ RA_ELC_EVENT_EDMAC0_EINT

#define RA_ELC_EVENT_EDMAC0_EINT   0x120

◆ RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0

#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0   0x083

◆ RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1

#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1   0x084

◆ RA_ELC_EVENT_FCU_FIFERR

#define RA_ELC_EVENT_FCU_FIFERR   0x030

◆ RA_ELC_EVENT_FCU_FRDYI

#define RA_ELC_EVENT_FCU_FRDYI   0x031

◆ RA_ELC_EVENT_GLCDC_LINE_DETECT

#define RA_ELC_EVENT_GLCDC_LINE_DETECT   0x1CD

◆ RA_ELC_EVENT_GLCDC_UNDERFLOW_1

#define RA_ELC_EVENT_GLCDC_UNDERFLOW_1   0x1CE

◆ RA_ELC_EVENT_GLCDC_UNDERFLOW_2

#define RA_ELC_EVENT_GLCDC_UNDERFLOW_2   0x1CF

◆ RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A   0x0A1

◆ RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B   0x0A2

◆ RA_ELC_EVENT_GPT0_COMPARE_C

#define RA_ELC_EVENT_GPT0_COMPARE_C   0x0A3

◆ RA_ELC_EVENT_GPT0_COMPARE_D

#define RA_ELC_EVENT_GPT0_COMPARE_D   0x0A4

◆ RA_ELC_EVENT_GPT0_COMPARE_E

#define RA_ELC_EVENT_GPT0_COMPARE_E   0x0A5

◆ RA_ELC_EVENT_GPT0_COMPARE_F

#define RA_ELC_EVENT_GPT0_COMPARE_F   0x0A6

◆ RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW   0x0A7

◆ RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW   0x0A8

◆ RA_ELC_EVENT_GPT0_PC

#define RA_ELC_EVENT_GPT0_PC   0x0A9

◆ RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_A   0x0FB

◆ RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT10_CAPTURE_COMPARE_B   0x0FC

◆ RA_ELC_EVENT_GPT10_COMPARE_C

#define RA_ELC_EVENT_GPT10_COMPARE_C   0x0FD

◆ RA_ELC_EVENT_GPT10_COMPARE_D

#define RA_ELC_EVENT_GPT10_COMPARE_D   0x0FE

◆ RA_ELC_EVENT_GPT10_COMPARE_E

#define RA_ELC_EVENT_GPT10_COMPARE_E   0x0FF

◆ RA_ELC_EVENT_GPT10_COMPARE_F

#define RA_ELC_EVENT_GPT10_COMPARE_F   0x100

◆ RA_ELC_EVENT_GPT10_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT10_COUNTER_OVERFLOW   0x101

◆ RA_ELC_EVENT_GPT10_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT10_COUNTER_UNDERFLOW   0x102

◆ RA_ELC_EVENT_GPT10_PC

#define RA_ELC_EVENT_GPT10_PC   0x103

◆ RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_A   0x104

◆ RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT11_CAPTURE_COMPARE_B   0x105

◆ RA_ELC_EVENT_GPT11_COMPARE_C

#define RA_ELC_EVENT_GPT11_COMPARE_C   0x106

◆ RA_ELC_EVENT_GPT11_COMPARE_D

#define RA_ELC_EVENT_GPT11_COMPARE_D   0x107

◆ RA_ELC_EVENT_GPT11_COMPARE_E

#define RA_ELC_EVENT_GPT11_COMPARE_E   0x108

◆ RA_ELC_EVENT_GPT11_COMPARE_F

#define RA_ELC_EVENT_GPT11_COMPARE_F   0x109

◆ RA_ELC_EVENT_GPT11_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT11_COUNTER_OVERFLOW   0x10A

◆ RA_ELC_EVENT_GPT11_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT11_COUNTER_UNDERFLOW   0x10B

◆ RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_A   0x10D

◆ RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT12_CAPTURE_COMPARE_B   0x10E

◆ RA_ELC_EVENT_GPT12_COMPARE_C

#define RA_ELC_EVENT_GPT12_COMPARE_C   0x10F

◆ RA_ELC_EVENT_GPT12_COMPARE_D

#define RA_ELC_EVENT_GPT12_COMPARE_D   0x110

◆ RA_ELC_EVENT_GPT12_COMPARE_E

#define RA_ELC_EVENT_GPT12_COMPARE_E   0x111

◆ RA_ELC_EVENT_GPT12_COMPARE_F

#define RA_ELC_EVENT_GPT12_COMPARE_F   0x112

◆ RA_ELC_EVENT_GPT12_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT12_COUNTER_OVERFLOW   0x113

◆ RA_ELC_EVENT_GPT12_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT12_COUNTER_UNDERFLOW   0x114

◆ RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_A   0x116

◆ RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT13_CAPTURE_COMPARE_B   0x117

◆ RA_ELC_EVENT_GPT13_COMPARE_C

#define RA_ELC_EVENT_GPT13_COMPARE_C   0x118

◆ RA_ELC_EVENT_GPT13_COMPARE_D

#define RA_ELC_EVENT_GPT13_COMPARE_D   0x119

◆ RA_ELC_EVENT_GPT13_COMPARE_E

#define RA_ELC_EVENT_GPT13_COMPARE_E   0x11A

◆ RA_ELC_EVENT_GPT13_COMPARE_F

#define RA_ELC_EVENT_GPT13_COMPARE_F   0x11B

◆ RA_ELC_EVENT_GPT13_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT13_COUNTER_OVERFLOW   0x11C

◆ RA_ELC_EVENT_GPT13_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT13_COUNTER_UNDERFLOW   0x11D

◆ RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A   0x0AA

◆ RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B   0x0AB

◆ RA_ELC_EVENT_GPT1_COMPARE_C

#define RA_ELC_EVENT_GPT1_COMPARE_C   0x0AC

◆ RA_ELC_EVENT_GPT1_COMPARE_D

#define RA_ELC_EVENT_GPT1_COMPARE_D   0x0AD

◆ RA_ELC_EVENT_GPT1_COMPARE_E

#define RA_ELC_EVENT_GPT1_COMPARE_E   0x0AE

◆ RA_ELC_EVENT_GPT1_COMPARE_F

#define RA_ELC_EVENT_GPT1_COMPARE_F   0x0AF

◆ RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW   0x0B0

◆ RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW   0x0B1

◆ RA_ELC_EVENT_GPT1_PC

#define RA_ELC_EVENT_GPT1_PC   0x0B2

◆ RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A   0x0B3

◆ RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B   0x0B4

◆ RA_ELC_EVENT_GPT2_COMPARE_C

#define RA_ELC_EVENT_GPT2_COMPARE_C   0x0B5

◆ RA_ELC_EVENT_GPT2_COMPARE_D

#define RA_ELC_EVENT_GPT2_COMPARE_D   0x0B6

◆ RA_ELC_EVENT_GPT2_COMPARE_E

#define RA_ELC_EVENT_GPT2_COMPARE_E   0x0B7

◆ RA_ELC_EVENT_GPT2_COMPARE_F

#define RA_ELC_EVENT_GPT2_COMPARE_F   0x0B8

◆ RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW   0x0B9

◆ RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW   0x0BA

◆ RA_ELC_EVENT_GPT2_PC

#define RA_ELC_EVENT_GPT2_PC   0x0BB

◆ RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A   0x0BC

◆ RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B   0x0BD

◆ RA_ELC_EVENT_GPT3_COMPARE_C

#define RA_ELC_EVENT_GPT3_COMPARE_C   0x0BE

◆ RA_ELC_EVENT_GPT3_COMPARE_D

#define RA_ELC_EVENT_GPT3_COMPARE_D   0x0BF

◆ RA_ELC_EVENT_GPT3_COMPARE_E

#define RA_ELC_EVENT_GPT3_COMPARE_E   0x0C0

◆ RA_ELC_EVENT_GPT3_COMPARE_F

#define RA_ELC_EVENT_GPT3_COMPARE_F   0x0C1

◆ RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW   0x0C2

◆ RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW   0x0C3

◆ RA_ELC_EVENT_GPT3_PC

#define RA_ELC_EVENT_GPT3_PC   0x0C4

◆ RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A   0x0C5

◆ RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B   0x0C6

◆ RA_ELC_EVENT_GPT4_COMPARE_C

#define RA_ELC_EVENT_GPT4_COMPARE_C   0x0C7

◆ RA_ELC_EVENT_GPT4_COMPARE_D

#define RA_ELC_EVENT_GPT4_COMPARE_D   0x0C8

◆ RA_ELC_EVENT_GPT4_COMPARE_E

#define RA_ELC_EVENT_GPT4_COMPARE_E   0x0C9

◆ RA_ELC_EVENT_GPT4_COMPARE_F

#define RA_ELC_EVENT_GPT4_COMPARE_F   0x0CA

◆ RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW   0x0CB

◆ RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW   0x0CC

◆ RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A   0x0CE

◆ RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B   0x0CF

◆ RA_ELC_EVENT_GPT5_COMPARE_C

#define RA_ELC_EVENT_GPT5_COMPARE_C   0x0D0

◆ RA_ELC_EVENT_GPT5_COMPARE_D

#define RA_ELC_EVENT_GPT5_COMPARE_D   0x0D1

◆ RA_ELC_EVENT_GPT5_COMPARE_E

#define RA_ELC_EVENT_GPT5_COMPARE_E   0x0D2

◆ RA_ELC_EVENT_GPT5_COMPARE_F

#define RA_ELC_EVENT_GPT5_COMPARE_F   0x0D3

◆ RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW   0x0D4

◆ RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW   0x0D5

◆ RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A   0x0D7

◆ RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B   0x0D8

◆ RA_ELC_EVENT_GPT6_COMPARE_C

#define RA_ELC_EVENT_GPT6_COMPARE_C   0x0D9

◆ RA_ELC_EVENT_GPT6_COMPARE_D

#define RA_ELC_EVENT_GPT6_COMPARE_D   0x0DA

◆ RA_ELC_EVENT_GPT6_COMPARE_E

#define RA_ELC_EVENT_GPT6_COMPARE_E   0x0DB

◆ RA_ELC_EVENT_GPT6_COMPARE_F

#define RA_ELC_EVENT_GPT6_COMPARE_F   0x0DC

◆ RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW   0x0DD

◆ RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW   0x0DE

◆ RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_A   0x0E0

◆ RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT7_CAPTURE_COMPARE_B   0x0E1

◆ RA_ELC_EVENT_GPT7_COMPARE_C

#define RA_ELC_EVENT_GPT7_COMPARE_C   0x0E2

◆ RA_ELC_EVENT_GPT7_COMPARE_D

#define RA_ELC_EVENT_GPT7_COMPARE_D   0x0E3

◆ RA_ELC_EVENT_GPT7_COMPARE_E

#define RA_ELC_EVENT_GPT7_COMPARE_E   0x0E4

◆ RA_ELC_EVENT_GPT7_COMPARE_F

#define RA_ELC_EVENT_GPT7_COMPARE_F   0x0E5

◆ RA_ELC_EVENT_GPT7_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT7_COUNTER_OVERFLOW   0x0E6

◆ RA_ELC_EVENT_GPT7_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT7_COUNTER_UNDERFLOW   0x0E7

◆ RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_A   0x0E9

◆ RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT8_CAPTURE_COMPARE_B   0x0EA

◆ RA_ELC_EVENT_GPT8_COMPARE_C

#define RA_ELC_EVENT_GPT8_COMPARE_C   0x0EB

◆ RA_ELC_EVENT_GPT8_COMPARE_D

#define RA_ELC_EVENT_GPT8_COMPARE_D   0x0EC

◆ RA_ELC_EVENT_GPT8_COMPARE_E

#define RA_ELC_EVENT_GPT8_COMPARE_E   0x0ED

◆ RA_ELC_EVENT_GPT8_COMPARE_F

#define RA_ELC_EVENT_GPT8_COMPARE_F   0x0EE

◆ RA_ELC_EVENT_GPT8_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT8_COUNTER_OVERFLOW   0x0EF

◆ RA_ELC_EVENT_GPT8_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT8_COUNTER_UNDERFLOW   0x0F0

◆ RA_ELC_EVENT_GPT8_PC

#define RA_ELC_EVENT_GPT8_PC   0x0F1

◆ RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_A   0x0F2

◆ RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT9_CAPTURE_COMPARE_B   0x0F3

◆ RA_ELC_EVENT_GPT9_COMPARE_C

#define RA_ELC_EVENT_GPT9_COMPARE_C   0x0F4

◆ RA_ELC_EVENT_GPT9_COMPARE_D

#define RA_ELC_EVENT_GPT9_COMPARE_D   0x0F5

◆ RA_ELC_EVENT_GPT9_COMPARE_E

#define RA_ELC_EVENT_GPT9_COMPARE_E   0x0F6

◆ RA_ELC_EVENT_GPT9_COMPARE_F

#define RA_ELC_EVENT_GPT9_COMPARE_F   0x0F7

◆ RA_ELC_EVENT_GPT9_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT9_COUNTER_OVERFLOW   0x0F8

◆ RA_ELC_EVENT_GPT9_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT9_COUNTER_UNDERFLOW   0x0F9

◆ RA_ELC_EVENT_GPT9_PC

#define RA_ELC_EVENT_GPT9_PC   0x0FA

◆ RA_ELC_EVENT_I3C0_AMEV

#define RA_ELC_EVENT_I3C0_AMEV   0x1AC

◆ RA_ELC_EVENT_I3C0_COMMAND

#define RA_ELC_EVENT_I3C0_COMMAND   0x19E

◆ RA_ELC_EVENT_I3C0_EEI

#define RA_ELC_EVENT_I3C0_EEI   0x1A8

◆ RA_ELC_EVENT_I3C0_HCMD

#define RA_ELC_EVENT_I3C0_HCMD   0x1A4

◆ RA_ELC_EVENT_I3C0_HRESP

#define RA_ELC_EVENT_I3C0_HRESP   0x1A3

◆ RA_ELC_EVENT_I3C0_HRX

#define RA_ELC_EVENT_I3C0_HRX   0x1A5

◆ RA_ELC_EVENT_I3C0_HTX

#define RA_ELC_EVENT_I3C0_HTX   0x1A6

◆ RA_ELC_EVENT_I3C0_IBI

#define RA_ELC_EVENT_I3C0_IBI   0x19F

◆ RA_ELC_EVENT_I3C0_MREFCPT

#define RA_ELC_EVENT_I3C0_MREFCPT   0x1AB

◆ RA_ELC_EVENT_I3C0_MREFOVF

#define RA_ELC_EVENT_I3C0_MREFOVF   0x1AA

◆ RA_ELC_EVENT_I3C0_RCV_STATUS

#define RA_ELC_EVENT_I3C0_RCV_STATUS   0x1A2

◆ RA_ELC_EVENT_I3C0_RESPONSE

#define RA_ELC_EVENT_I3C0_RESPONSE   0x19D

◆ RA_ELC_EVENT_I3C0_RX

#define RA_ELC_EVENT_I3C0_RX   0x1A0

◆ RA_ELC_EVENT_I3C0_STEV

#define RA_ELC_EVENT_I3C0_STEV   0x1A9

◆ RA_ELC_EVENT_I3C0_TEND

#define RA_ELC_EVENT_I3C0_TEND   0x1A7

◆ RA_ELC_EVENT_I3C0_TX

#define RA_ELC_EVENT_I3C0_TX   0x1A1

◆ RA_ELC_EVENT_I3C0_WU

#define RA_ELC_EVENT_I3C0_WU   0x1AD

◆ RA_ELC_EVENT_ICU_IRQ0

#define RA_ELC_EVENT_ICU_IRQ0   0x001

◆ RA_ELC_EVENT_ICU_IRQ1

#define RA_ELC_EVENT_ICU_IRQ1   0x002

◆ RA_ELC_EVENT_ICU_IRQ10

#define RA_ELC_EVENT_ICU_IRQ10   0x00B

◆ RA_ELC_EVENT_ICU_IRQ11

#define RA_ELC_EVENT_ICU_IRQ11   0x00C

◆ RA_ELC_EVENT_ICU_IRQ12

#define RA_ELC_EVENT_ICU_IRQ12   0x00D

◆ RA_ELC_EVENT_ICU_IRQ13

#define RA_ELC_EVENT_ICU_IRQ13   0x00E

◆ RA_ELC_EVENT_ICU_IRQ14

#define RA_ELC_EVENT_ICU_IRQ14   0x00F

◆ RA_ELC_EVENT_ICU_IRQ15

#define RA_ELC_EVENT_ICU_IRQ15   0x010

◆ RA_ELC_EVENT_ICU_IRQ2

#define RA_ELC_EVENT_ICU_IRQ2   0x003

◆ RA_ELC_EVENT_ICU_IRQ3

#define RA_ELC_EVENT_ICU_IRQ3   0x004

◆ RA_ELC_EVENT_ICU_IRQ4

#define RA_ELC_EVENT_ICU_IRQ4   0x005

◆ RA_ELC_EVENT_ICU_IRQ5

#define RA_ELC_EVENT_ICU_IRQ5   0x006

◆ RA_ELC_EVENT_ICU_IRQ6

#define RA_ELC_EVENT_ICU_IRQ6   0x007

◆ RA_ELC_EVENT_ICU_IRQ7

#define RA_ELC_EVENT_ICU_IRQ7   0x008

◆ RA_ELC_EVENT_ICU_IRQ8

#define RA_ELC_EVENT_ICU_IRQ8   0x009

◆ RA_ELC_EVENT_ICU_IRQ9

#define RA_ELC_EVENT_ICU_IRQ9   0x00A

◆ RA_ELC_EVENT_IIC0_ERI

#define RA_ELC_EVENT_IIC0_ERI   0x05F

◆ RA_ELC_EVENT_IIC0_RXI

#define RA_ELC_EVENT_IIC0_RXI   0x05C

◆ RA_ELC_EVENT_IIC0_TEI

#define RA_ELC_EVENT_IIC0_TEI   0x05E

◆ RA_ELC_EVENT_IIC0_TXI

#define RA_ELC_EVENT_IIC0_TXI   0x05D

◆ RA_ELC_EVENT_IIC0_WUI

#define RA_ELC_EVENT_IIC0_WUI   0x060

◆ RA_ELC_EVENT_IIC1_ERI

#define RA_ELC_EVENT_IIC1_ERI   0x064

◆ RA_ELC_EVENT_IIC1_RXI

#define RA_ELC_EVENT_IIC1_RXI   0x061

◆ RA_ELC_EVENT_IIC1_TEI

#define RA_ELC_EVENT_IIC1_TEI   0x063

◆ RA_ELC_EVENT_IIC1_TXI

#define RA_ELC_EVENT_IIC1_TXI   0x062

◆ RA_ELC_EVENT_IICB0_ERI

#define RA_ELC_EVENT_IICB0_ERI   0x1A8

◆ RA_ELC_EVENT_IICB0_RXI

#define RA_ELC_EVENT_IICB0_RXI   0x1A0

◆ RA_ELC_EVENT_IICB0_TEI

#define RA_ELC_EVENT_IICB0_TEI   0x1A7

◆ RA_ELC_EVENT_IICB0_TXI

#define RA_ELC_EVENT_IICB0_TXI   0x1A1

◆ RA_ELC_EVENT_IOPORT_EVENT_1

#define RA_ELC_EVENT_IOPORT_EVENT_1   0x088

◆ RA_ELC_EVENT_IOPORT_EVENT_2

#define RA_ELC_EVENT_IOPORT_EVENT_2   0x089

◆ RA_ELC_EVENT_IOPORT_EVENT_3

#define RA_ELC_EVENT_IOPORT_EVENT_3   0x08A

◆ RA_ELC_EVENT_IOPORT_EVENT_4

#define RA_ELC_EVENT_IOPORT_EVENT_4   0x08B

◆ RA_ELC_EVENT_IWDT_UNDERFLOW

#define RA_ELC_EVENT_IWDT_UNDERFLOW   0x052

◆ RA_ELC_EVENT_LVD_LVD1

#define RA_ELC_EVENT_LVD_LVD1   0x038

◆ RA_ELC_EVENT_LVD_LVD2

#define RA_ELC_EVENT_LVD_LVD2   0x039

◆ RA_ELC_EVENT_MIPIDSI_FERR

#define RA_ELC_EVENT_MIPIDSI_FERR   0x1D7

◆ RA_ELC_EVENT_MIPIDSI_PPI

#define RA_ELC_EVENT_MIPIDSI_PPI   0x1D8

◆ RA_ELC_EVENT_MIPIDSI_RCV

#define RA_ELC_EVENT_MIPIDSI_RCV   0x1D6

◆ RA_ELC_EVENT_MIPIDSI_SEQ0

#define RA_ELC_EVENT_MIPIDSI_SEQ0   0x1D3

◆ RA_ELC_EVENT_MIPIDSI_SEQ1

#define RA_ELC_EVENT_MIPIDSI_SEQ1   0x1D4

◆ RA_ELC_EVENT_MIPIDSI_VIN1

#define RA_ELC_EVENT_MIPIDSI_VIN1   0x1D5

◆ RA_ELC_EVENT_NONE

#define RA_ELC_EVENT_NONE   0x0

◆ RA_ELC_EVENT_OPS_UVW_EDGE

#define RA_ELC_EVENT_OPS_UVW_EDGE   0x0A0

◆ RA_ELC_EVENT_POEG0_EVENT

#define RA_ELC_EVENT_POEG0_EVENT   0x08F

◆ RA_ELC_EVENT_POEG1_EVENT

#define RA_ELC_EVENT_POEG1_EVENT   0x090

◆ RA_ELC_EVENT_POEG2_EVENT

#define RA_ELC_EVENT_POEG2_EVENT   0x091

◆ RA_ELC_EVENT_POEG3_EVENT

#define RA_ELC_EVENT_POEG3_EVENT   0x092

◆ RA_ELC_EVENT_RSIP_TADI

#define RA_ELC_EVENT_RSIP_TADI   0x1BC

◆ RA_ELC_EVENT_RTC_ALARM

#define RA_ELC_EVENT_RTC_ALARM   0x055

◆ RA_ELC_EVENT_RTC_CARRY

#define RA_ELC_EVENT_RTC_CARRY   0x057

◆ RA_ELC_EVENT_RTC_PERIOD

#define RA_ELC_EVENT_RTC_PERIOD   0x056

◆ RA_ELC_EVENT_SCI0_AED

#define RA_ELC_EVENT_SCI0_AED   0x128

◆ RA_ELC_EVENT_SCI0_AM

#define RA_ELC_EVENT_SCI0_AM   0x12A

◆ RA_ELC_EVENT_SCI0_BFD

#define RA_ELC_EVENT_SCI0_BFD   0x129

◆ RA_ELC_EVENT_SCI0_ERI

#define RA_ELC_EVENT_SCI0_ERI   0x127

◆ RA_ELC_EVENT_SCI0_RXI

#define RA_ELC_EVENT_SCI0_RXI   0x124

◆ RA_ELC_EVENT_SCI0_TEI

#define RA_ELC_EVENT_SCI0_TEI   0x126

◆ RA_ELC_EVENT_SCI0_TXI

#define RA_ELC_EVENT_SCI0_TXI   0x125

◆ RA_ELC_EVENT_SCI1_AED

#define RA_ELC_EVENT_SCI1_AED   0x12F

◆ RA_ELC_EVENT_SCI1_AM

#define RA_ELC_EVENT_SCI1_AM   0x131

◆ RA_ELC_EVENT_SCI1_BFD

#define RA_ELC_EVENT_SCI1_BFD   0x130

◆ RA_ELC_EVENT_SCI1_ERI

#define RA_ELC_EVENT_SCI1_ERI   0x12E

◆ RA_ELC_EVENT_SCI1_RXI

#define RA_ELC_EVENT_SCI1_RXI   0x12B

◆ RA_ELC_EVENT_SCI1_TEI

#define RA_ELC_EVENT_SCI1_TEI   0x12D

◆ RA_ELC_EVENT_SCI1_TXI

#define RA_ELC_EVENT_SCI1_TXI   0x12C

◆ RA_ELC_EVENT_SCI2_AM

#define RA_ELC_EVENT_SCI2_AM   0x138

◆ RA_ELC_EVENT_SCI2_ERI

#define RA_ELC_EVENT_SCI2_ERI   0x135

◆ RA_ELC_EVENT_SCI2_RXI

#define RA_ELC_EVENT_SCI2_RXI   0x132

◆ RA_ELC_EVENT_SCI2_TEI

#define RA_ELC_EVENT_SCI2_TEI   0x134

◆ RA_ELC_EVENT_SCI2_TXI

#define RA_ELC_EVENT_SCI2_TXI   0x133

◆ RA_ELC_EVENT_SCI3_AM

#define RA_ELC_EVENT_SCI3_AM   0x13F

◆ RA_ELC_EVENT_SCI3_ERI

#define RA_ELC_EVENT_SCI3_ERI   0x13C

◆ RA_ELC_EVENT_SCI3_RXI

#define RA_ELC_EVENT_SCI3_RXI   0x139

◆ RA_ELC_EVENT_SCI3_TEI

#define RA_ELC_EVENT_SCI3_TEI   0x13B

◆ RA_ELC_EVENT_SCI3_TXI

#define RA_ELC_EVENT_SCI3_TXI   0x13A

◆ RA_ELC_EVENT_SCI4_AM

#define RA_ELC_EVENT_SCI4_AM   0x146

◆ RA_ELC_EVENT_SCI4_ERI

#define RA_ELC_EVENT_SCI4_ERI   0x143

◆ RA_ELC_EVENT_SCI4_RXI

#define RA_ELC_EVENT_SCI4_RXI   0x140

◆ RA_ELC_EVENT_SCI4_TEI

#define RA_ELC_EVENT_SCI4_TEI   0x142

◆ RA_ELC_EVENT_SCI4_TXI

#define RA_ELC_EVENT_SCI4_TXI   0x141

◆ RA_ELC_EVENT_SCI9_AM

#define RA_ELC_EVENT_SCI9_AM   0x169

◆ RA_ELC_EVENT_SCI9_ERI

#define RA_ELC_EVENT_SCI9_ERI   0x166

◆ RA_ELC_EVENT_SCI9_RXI

#define RA_ELC_EVENT_SCI9_RXI   0x163

◆ RA_ELC_EVENT_SCI9_TEI

#define RA_ELC_EVENT_SCI9_TEI   0x165

◆ RA_ELC_EVENT_SCI9_TXI

#define RA_ELC_EVENT_SCI9_TXI   0x164

◆ RA_ELC_EVENT_SDHIMMC0_ACCS

#define RA_ELC_EVENT_SDHIMMC0_ACCS   0x06B

◆ RA_ELC_EVENT_SDHIMMC0_CARD

#define RA_ELC_EVENT_SDHIMMC0_CARD   0x06D

◆ RA_ELC_EVENT_SDHIMMC0_DMA_REQ

#define RA_ELC_EVENT_SDHIMMC0_DMA_REQ   0x06E

◆ RA_ELC_EVENT_SDHIMMC0_SDIO

#define RA_ELC_EVENT_SDHIMMC0_SDIO   0x06C

◆ RA_ELC_EVENT_SDHIMMC1_ACCS

#define RA_ELC_EVENT_SDHIMMC1_ACCS   0x06F

◆ RA_ELC_EVENT_SDHIMMC1_CARD

#define RA_ELC_EVENT_SDHIMMC1_CARD   0x071

◆ RA_ELC_EVENT_SDHIMMC1_DMA_REQ

#define RA_ELC_EVENT_SDHIMMC1_DMA_REQ   0x072

◆ RA_ELC_EVENT_SDHIMMC1_SDIO

#define RA_ELC_EVENT_SDHIMMC1_SDIO   0x070

◆ RA_ELC_EVENT_SPI0_ERI

#define RA_ELC_EVENT_SPI0_ERI   0x17B

◆ RA_ELC_EVENT_SPI0_IDLE

#define RA_ELC_EVENT_SPI0_IDLE   0x17A

◆ RA_ELC_EVENT_SPI0_RXI

#define RA_ELC_EVENT_SPI0_RXI   0x178

◆ RA_ELC_EVENT_SPI0_TEI

#define RA_ELC_EVENT_SPI0_TEI   0x17C

◆ RA_ELC_EVENT_SPI0_TXI

#define RA_ELC_EVENT_SPI0_TXI   0x179

◆ RA_ELC_EVENT_SPI1_ERI

#define RA_ELC_EVENT_SPI1_ERI   0x180

◆ RA_ELC_EVENT_SPI1_IDLE

#define RA_ELC_EVENT_SPI1_IDLE   0x17F

◆ RA_ELC_EVENT_SPI1_RXI

#define RA_ELC_EVENT_SPI1_RXI   0x17D

◆ RA_ELC_EVENT_SPI1_TEI

#define RA_ELC_EVENT_SPI1_TEI   0x181

◆ RA_ELC_EVENT_SPI1_TXI

#define RA_ELC_EVENT_SPI1_TXI   0x17E

◆ RA_ELC_EVENT_SSI0_INT

#define RA_ELC_EVENT_SSI0_INT   0x076

◆ RA_ELC_EVENT_SSI0_RXI

#define RA_ELC_EVENT_SSI0_RXI   0x074

◆ RA_ELC_EVENT_SSI0_TXI

#define RA_ELC_EVENT_SSI0_TXI   0x073

◆ RA_ELC_EVENT_SSI1_INT

#define RA_ELC_EVENT_SSI1_INT   0x07A

◆ RA_ELC_EVENT_SSI1_RXI

#define RA_ELC_EVENT_SSI1_RXI   0x079

◆ RA_ELC_EVENT_SSI1_TXI

#define RA_ELC_EVENT_SSI1_TXI   0x079

◆ RA_ELC_EVENT_SSI1_TXI_RXI

#define RA_ELC_EVENT_SSI1_TXI_RXI   0x079

◆ RA_ELC_EVENT_ULPT0_COMPARE_A

#define RA_ELC_EVENT_ULPT0_COMPARE_A   0x041

◆ RA_ELC_EVENT_ULPT0_COMPARE_B

#define RA_ELC_EVENT_ULPT0_COMPARE_B   0x042

◆ RA_ELC_EVENT_ULPT0_INT

#define RA_ELC_EVENT_ULPT0_INT   0x040

◆ RA_ELC_EVENT_ULPT1_COMPARE_A

#define RA_ELC_EVENT_ULPT1_COMPARE_A   0x044

◆ RA_ELC_EVENT_ULPT1_COMPARE_B

#define RA_ELC_EVENT_ULPT1_COMPARE_B   0x045

◆ RA_ELC_EVENT_ULPT1_INT

#define RA_ELC_EVENT_ULPT1_INT   0x043

◆ RA_ELC_EVENT_USBFS_FIFO_0

#define RA_ELC_EVENT_USBFS_FIFO_0   0x058

◆ RA_ELC_EVENT_USBFS_FIFO_1

#define RA_ELC_EVENT_USBFS_FIFO_1   0x059

◆ RA_ELC_EVENT_USBFS_INT

#define RA_ELC_EVENT_USBFS_INT   0x05A

◆ RA_ELC_EVENT_USBFS_RESUME

#define RA_ELC_EVENT_USBFS_RESUME   0x05B

◆ RA_ELC_EVENT_USBHS_FIFO_0

#define RA_ELC_EVENT_USBHS_FIFO_0   0x121

◆ RA_ELC_EVENT_USBHS_FIFO_1

#define RA_ELC_EVENT_USBHS_FIFO_1   0x122

◆ RA_ELC_EVENT_USBHS_USB_INT_RESUME

#define RA_ELC_EVENT_USBHS_USB_INT_RESUME   0x123

◆ RA_ELC_EVENT_VBATT_TADI

#define RA_ELC_EVENT_VBATT_TADI   0x03D

◆ RA_ELC_EVENT_WDT0_UNDERFLOW

#define RA_ELC_EVENT_WDT0_UNDERFLOW   0x053

◆ RA_ELC_EVENT_XSPI_CMP

#define RA_ELC_EVENT_XSPI_CMP   0x183

◆ RA_ELC_EVENT_XSPI_ERR

#define RA_ELC_EVENT_XSPI_ERR   0x182

◆ RA_ELC_PERIPHERAL_ADC0

#define RA_ELC_PERIPHERAL_ADC0   8

◆ RA_ELC_PERIPHERAL_ADC0_B

#define RA_ELC_PERIPHERAL_ADC0_B   9

◆ RA_ELC_PERIPHERAL_ADC1

#define RA_ELC_PERIPHERAL_ADC1   10

◆ RA_ELC_PERIPHERAL_ADC1_B

#define RA_ELC_PERIPHERAL_ADC1_B   11

◆ RA_ELC_PERIPHERAL_DAC0

#define RA_ELC_PERIPHERAL_DAC0   12

◆ RA_ELC_PERIPHERAL_DAC1

#define RA_ELC_PERIPHERAL_DAC1   13

◆ RA_ELC_PERIPHERAL_GPT_A

#define RA_ELC_PERIPHERAL_GPT_A   0

◆ RA_ELC_PERIPHERAL_GPT_B

#define RA_ELC_PERIPHERAL_GPT_B   1

◆ RA_ELC_PERIPHERAL_GPT_C

#define RA_ELC_PERIPHERAL_GPT_C   2

◆ RA_ELC_PERIPHERAL_GPT_D

#define RA_ELC_PERIPHERAL_GPT_D   3

◆ RA_ELC_PERIPHERAL_GPT_E

#define RA_ELC_PERIPHERAL_GPT_E   4

◆ RA_ELC_PERIPHERAL_GPT_F

#define RA_ELC_PERIPHERAL_GPT_F   5

◆ RA_ELC_PERIPHERAL_GPT_G

#define RA_ELC_PERIPHERAL_GPT_G   6

◆ RA_ELC_PERIPHERAL_GPT_H

#define RA_ELC_PERIPHERAL_GPT_H   7

◆ RA_ELC_PERIPHERAL_I3C

#define RA_ELC_PERIPHERAL_I3C   30

◆ RA_ELC_PERIPHERAL_IOPORT1

#define RA_ELC_PERIPHERAL_IOPORT1   14

◆ RA_ELC_PERIPHERAL_IOPORT2

#define RA_ELC_PERIPHERAL_IOPORT2   15

◆ RA_ELC_PERIPHERAL_IOPORT3

#define RA_ELC_PERIPHERAL_IOPORT3   16

◆ RA_ELC_PERIPHERAL_IOPORT4

#define RA_ELC_PERIPHERAL_IOPORT4   17