Zephyr API Documentation
4.2.99
A Scalable Open Source RTOS
Loading...
Searching...
No Matches
renesas_rza_clock.h
Go to the documentation of this file.
1
/*
2
* Copyright (c) 2025 Renesas Electronics Corporation
3
*
4
* SPDX-License-Identifier: Apache-2.0
5
*/
6
7
#ifndef ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_RENESAS_RZA_CLOCK_H_
8
#define ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_RENESAS_RZA_CLOCK_H_
9
10
/* RZ/A clock configuration values */
11
#define RZ_IP_MASK 0xFF000000UL
12
#define RZ_IP_SHIFT 24UL
13
#define RZ_IP_CH_MASK 0xFF0000UL
14
#define RZ_IP_CH_SHIFT 16UL
15
#define RZ_CLOCK_MASK 0xFF00UL
16
#define RZ_CLOCK_SHIFT 8UL
17
#define RZ_CLOCK_DIV_MASK 0xFFUL
18
#define RZ_CLOCK_DIV_SHIFT 0UL
19
20
#define RZ_IP_GTM 0UL
/* General Timer */
21
#define RZ_IP_SCI 1UL
/* Serial Communications Interface */
22
#define RZ_IP_SCIF 2UL
/* Serial Communications Interface with FIFO */
23
#define RZ_IP_RIIC 3UL
/* I2C Bus Interface */
24
#define RZ_IP_RSPI 4UL
/* Renesas Serial Peripheral Interface */
25
#define RZ_IP_DMAC 5UL
/* Direct Memory Access Controller */
26
#define RZ_IP_CANFD 6UL
/* CANFD Interface (RS-CANFD) */
27
#define RZ_IP_ADC 7UL
/* A/D Converter */
28
#define RZ_IP_WDT 8UL
/* Watchdog Timer */
29
30
#define RZ_CLOCK_ICLK 0UL
/* Cortex-A55 Clock */
31
#define RZ_CLOCK_I2CLK 1UL
/* Cortex-M33 Clock */
32
#define RZ_CLOCK_S0CLK 2UL
/* DDR-PHY Clock */
33
#define RZ_CLOCK_SPI0CLK 3UL
/* SPI0 Clock */
34
#define RZ_CLOCK_SPI1CLK 4UL
/* SPI1 Clock */
35
#define RZ_CLOCK_OC0CLK 5UL
/* Octa0 Clock */
36
#define RZ_CLOCK_OC1CLK 6UL
/* Octa1 Clock */
37
#define RZ_CLOCK_SD0CLK 7UL
/* SDH0 Clock */
38
#define RZ_CLOCK_SD1CLK 8UL
/* SDH1 Clock */
39
#define RZ_CLOCK_M0CLK 9UL
/* VCP, LCDC Clock */
40
#define RZ_CLOCK_M2CLK 10UL
/* CRU, MIPI-DSI Clock */
41
#define RZ_CLOCK_M3CLK 11UL
/* MIPI-DSI, LCDC Clock */
42
#define RZ_CLOCK_HPCLK 12UL
/* Ethernet Clock */
43
#define RZ_CLOCK_TSUCLK 13UL
/* TSU Clock */
44
#define RZ_CLOCK_ZTCLK 14UL
/* JAUTH Clock */
45
#define RZ_CLOCK_P0CLK 15UL
/* APB-BUS Clock */
46
#define RZ_CLOCK_P1CLK 16UL
/* AXI-BUS Clock */
47
#define RZ_CLOCK_P2CLK 17UL
/* P2CLK */
48
#define RZ_CLOCK_ATCLK 18UL
/* ATCLK */
49
#define RZ_CLOCK_OSCCLK 19UL
/* OSC Clock */
50
51
#define RZ_CLOCK(IP, ch, clk, div) \
52
((RZ_IP_##IP << RZ_IP_SHIFT) | ((ch) << RZ_IP_CH_SHIFT) | ((clk) << RZ_CLOCK_SHIFT) | \
53
((div) << RZ_CLOCK_DIV_SHIFT))
54
61
62
/* GTM */
63
#define RZ_CLOCK_GTM(ch) RZ_CLOCK(GTM, ch, RZ_CLOCK_P0CLK, 1)
64
65
/* SCI */
66
#define RZ_CLOCK_SCI(ch) RZ_CLOCK(SCI, ch, RZ_CLOCK_P0CLK, 1)
67
68
/* SCIF */
69
#define RZ_CLOCK_SCIF(ch) RZ_CLOCK(SCIF, ch, RZ_CLOCK_P0CLK, 1)
70
71
/* RIIC */
72
#define RZ_CLOCK_RIIC(ch) RZ_CLOCK(RIIC, ch, RZ_CLOCK_P0CLK, 1)
73
74
/* RSPI */
75
#define RZ_CLOCK_RSPI(ch) RZ_CLOCK(RSPI, ch, RZ_CLOCK_P0CLK, 1)
76
77
/* DMAC */
78
#define RZ_CLOCK_DMAC_NS(ch) RZ_CLOCK(DMAC, ch, RZ_CLOCK_P1CLK, 1)
79
80
/* CAN */
81
#define RZ_CLOCK_CANFD(ch) RZ_CLOCK(CANFD, ch, RZ_CLOCK_P0CLK, 1)
82
83
/* ADC */
84
#define RZ_CLOCK_ADC(ch) RZ_CLOCK(ADC, ch, RZ_CLOCK_P0CLK, 1)
85
86
/* WDT */
87
#define RZ_CLOCK_WDT(ch) RZ_CLOCK(WDT, ch, RZ_CLOCK_P0CLK, 1)
88
89
#endif
/* ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_RENESAS_RZA_CLOCK_H_ */
zephyr
dt-bindings
clock
renesas_rza_clock.h
Generated on
for Zephyr API Documentation by
1.14.0